Postingan

Menampilkan postingan dari September, 2024

Percobaan 2 kondisi 4

Gambar
[KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Kondisi 2. Gambar Rangkaian Simulasi 3. Video Simulasi 4. Prinsip Kerja Rangkaian   5. Link Download   1. Kondisi [Kembali] Buatlah rangkaian T flip flop seperti pada gambar pada percobaan 2 dengan ketentuan input B0=0, B1=1, B2=clock 2. Gambar Rangkaian simulasi [Kembali] 3. Video Simulasi [Kembali] 4. Prinsip Kerja Rangkaian [Kembali] Pada percobaan digunakan J-K flip flop sebagaio pengganti dari T flipflop. Untuk mengaktifkan R dan S pada J-K flip flop adalah aktif LOW, sehingga aktif saat diberikan logika 0.  Pada kondisi diminta untuk B0=0 , B1=1 , B2=1. Keluarannya Q= 0 dan Q'= 1, meskipun input T nya diubah-ubah. 5. Link Download [Kembali] download rangkaian ( disini )  

PERCOBAAN 1 KONDISI 2

Gambar
[KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Kondisi 2. Gambar Rangkaian Simulasi 3. Video Simulasi 4. Prinsip Kerja Rangkaian   5. Link Download   1. Kondisi [Kembali] Buatlah rangkaian J-K flip flop dan D flip flop seperti pada gambar pada percobaan dengan ketentuan input B0=0, B1=1, B2=don’t care, B3=don’t care, B4=0, B5=don’t care, B6=clock 2. Gambar Rangkaian simulasi [Kembali] 3. Video Simulasi [Kembali] 4. Prinsip Kerja Rangkaian [Kembali] -  D flip flop. Pada rangkaian untuk kaki R dan S terhubung pada input B1 dan B0, yang mana keduanya bernilai 1. Untuk mengaktifkan R dan S pada D flip flop adalah aktif LOW, sehingga aktif saat diberikan logika 0. Karena kondisi yang diminta berlogika 1, maka set dan resetnya tidak aktif. Sehingga nilai input D yang berpengaruh pada keluaran Q dan Q'. Pada B5= 0 dan B6= 0. Dapat dilihat pada percobaan, output Q=0 dan Qnot=1.  -  J-K flip flop. Pada rangakaian untuk kaki R dan S terhubung pada input ...

Modul 2 Sistem Digital

Gambar
  [KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Tujuan 2. Alat dan Bahan 3. Dasar Teori 4.Percobaan Percobaan A. JK Flip-Flop dan D Flip-Flop. B.T Flip Flop C. Laporan Akhir 1 D. Laporan Akhir 2 *klik teks untuk menuju  Modul II Flip-Flop 1. Tujuan  [kembali] Merangkai dan menguji rangkaian flip-flop 2. Alat dan Bahan  [kembali] Panel DL 2203D   Panel DL 2203C   Panel DL 2203S   4. Jumper 3. Dasar Teori  [kembali] Flip-Flop Flip-flop adalah rangkaian elektronika yang memilki dua kondisi stabil dan dapat digunakan untuk menyimpan informasi. Flip-flop merupakan pengaplikasian gerbang logika yang bersifat Multivibrator Bistabil. Dikatakan Multibrator Bistabil karena kedua tingkat tegangan keluaran pada Multivibrator tersebut adalah stabil dan hanya akan mengubah situasi tingkat tegangan keluarannya saat dipicu (trigger).  Flip-flop mempunyai dua Output (Keluaran) yang salah satu outputnya merupakan komplemen Output yang lain. a. R-S Flip-Flop R-S...

LAPORAN AKHIR 2 MODUL 2 :Percobaan 2

Gambar
LAPORAN AKHIR 2 Modul 1: Percobaan 1 [KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Jurnal 2. Alat dan bahan 3. Rangkaian Simulasi 4. Prinsip Kerja Rangkaian 5. Video Rangkaian 6. Analisa 7. Link Download 1. Jurnal  [Kembali]   2. Alat dan Bahan  [Kembali] Laptop yang terinstal proteus    Logic State & Logic Probe   Logic state mengacu pada dua kondisi dasar dalam sistem digital, yaitu logika 1 (high) dan logika 0 (low), yang digunakan untuk mewakili informasi dalam bentuk biner.               Logic probe dapat mengidentifikasi apakah sinyal berada dalam kondisi logika tinggi (high) atau rendah (low) pada suatu titik dalam rangkaian. Gerbang Logika Dasar                  Gerbang AND merupakan gerbang logika menggunakan operasi perkalian. Bisa dilihat diatas bahwa keluaran akan bernilai 1 jika semua nilai input adalah 1, dan...

LAPORAN AKHIR 1 Modul 1 :Percobaan 1

Gambar
LAPORAN AKHIR 1 Modul 1: Percobaan 1 [KEMBALI KE MENU SEBELUMNYA] DAFTAR ISI 1. Jurnal 2. Alat dan bahan 3. Rangkaian Simulasi 4. Prinsip Kerja Rangkaian 5. Video Rangkaian 6. Analisa 7. Link Download 1. Jurnal  [Kembali]   2. Alat dan Bahan  [Kembali] Laptop yang terinstal proteus   1. Gerbang Not      Gerbang NOT sering juga disebut sebagai rangkaian inventer ( pembalik).  Tugas rangkaian NOT (pembalik) ialah memberikan suatu keluaran yang tidak sama dengan masukan.     2. Gerbang AND              Gerbang AND merupakan salah satu gerbang logika dasar yang memiliki prinsip kerja perkalian. Nilai output akan berlogika  1 jika semua nilai input logika 1, dan jika salah satu atau lebih input ada yang berlogika 0 maka output akan berlogika 0.       3. Gerbang OR                  Pad...