LAPORAN AKHIR 1
1. Jurnal [Kembali]
2. Alat dan Bahan [Kembali]
- Panel DL 2203C
- Panel DL 2203D
- Panel DL 2203S
- Jumper
3. Rangkaian simulasi [Kembali]
Dalam rangkaian ini, terdapat counter asinkron yang menggunakan flip-flop JK (74LS112) yang berperan dalam menghitung pulsa input dan menampilkan hasilnya dalam bentuk biner. Setiap flip-flop diatur sebagai toggle (mode T), di mana kedua input J dan K terhubung ke logika tinggi. Oleh karena itu, setiap pulsa pada input clock akan mengubah keadaan output (Q) dari 0 ke 1 atau sebaliknya. Pulsa clock hanya diberikan pada flip-flop pertama (U1), sementara flip-flop lainnya (U2, U3, dan U4) bekerja dengan menerima pulsa dari output flip-flop sebelumnya. Hal ini menciptakan efek \ripple\ atau gelombang perubahan kondisi dari satu flip-flop ke flip-flop berikutnya.Dalam pengaturan ini, frekuensi pulsa input akan dibagi setengahnya di setiap tahapan. Output dari flip-flop pertama akan berubah setiap kali ada pulsa input, sementara flip-flop kedua berubah setiap dua pulsa, flip-flop ketiga setiap empat pulsa, dan seterusnya. Ini membangun penghitung biner asinkron di mana setiap flip-flop beroperasi tanpa clock yang sama, menyebabkan sedikit keterlambatan antara perubahan keadaan flip-flop yang berbeda.
5. Video Rangkaian [Kembali]
6. Analisa [Kembali]
7. Link Download
[Kembali]
video rangkaian (disini)
Komentar
Posting Komentar